Last visited

  1. VHDL
 

EPFL Press Series

Subscribe to new publications RSS feeds RSS feed

  • Add to NetVibes
  • Add to Yahoo
  • Add to Windows Live

VHDL

Langage, modélisation, synthèse

 

From Roland Airiau, Jean-Michel Bergé, Vincent Olive and Jacques Rouillard

 

PPUR - Collection: Informatique - 2th edition - 2003-12-19

  • Not for sale

 
 

Reader reviews  

 

Description

VHDL est un langage de description de systèmes matériels (cartes électroniques, circuits intégrés, circuits programmables, etc.) mondialement utilisé. Le nombre d'outils construits autour de VHDL est impressionnant: simulateurs, outils de synthèse, outils de preuve, outils de spécification graphique¬ÖLe langage VHDL est aujourd'hui enseigné dans presque toutes les écoles et universités traitant du domaine de la conception électronique. Cet ouvrage a pour ambition d'être un cours complet destiné à l'ingénieur, à l'enseignant et à l'étudiant.Au carrefour de l'électronique et de l'informatique, cette édition revue et augmentée /VHDL'93) du premier volume offre trois points d'entrée complémentaires. Le premier présente les différents concepts du langage en y incluant les récentes évolutions liées à la nouvelle normalisation de 1993. Le second point d'entrée se consacre à la modélisation à l'aide d'exemple progressifs, nombreux et largement commentés. Le troisième point s'intéresse au domaine essentiel qu'est la synthèse logique. Le but est de donner, de façon concise et illustrée par de nombreuses études de cas, la sémantique d'interprétation du langage VHDL en vue de la production effective de composants électroniques.

Outline

  • En guise de préface
  • Mode d'emploi
  • Le langage (parler VHDL): Introduction
  • Tour du Propriétaire
  • Premiers éléments du langage
  • Unités de conception
  • Sous-programmes
  • Types de données
  • Déclarations et spécifications
  • Instructions Séquentielles
  • Instructions concurrentes
  • Généricité
  • Attributs
  • Paquetages standard
  • Compilation, Elaboration, Exécution, Exploitation
  • Variables partagées et autres regrets
  • Pièges. La modélisation (écrire en VHDL): Qu'est-ce que modéliser?
  • Registre et additionneur
  • Circuits linéaires
  • Automate d'états finis : Contrôleur de trafic
  • Vérification de temps de set-up, de hold
  • Piles LIFO et FIFO
  • Unité arithmétique et logique
  • Mémoire vive : RAM
  • Mémoire morte : ROM
  • Réseaux de communication
  • Réseau neuronique
  • Contrôle moteur
  • Carte microcalculateur
  • Générateur de séquence de stimuli
  • Sortie de courbes
  • Paquetage sur type bit étendu: IEEE. STD_LOGIC_1164. La grammaire (livre VHDL): Qu'est-ce que la synthèse ?
  • Styles de description
  • Circuits combinatoires
  • Circuits synchrones
  • Paquetages arithmétiques
  • Les annexes(en savoir plus sur VHDL): Glossaire
  • Groupes de normalisation
  • Bibliographie et adresses utiles
  • Index.
  • Information

Available media

  • Paper book

    layout 160 x 240, 568 pagesOut of stock

Integrate this product on your site

→ Copy to memory :